您的位置: 首頁 > 新聞 > 高新技術(shù) > 新聞詳情

臺積電2nm工藝步入正軌 預(yù)計到2025年實現(xiàn)大規(guī)模生產(chǎn)

時間:2024-11-21 19:42:05
  • 來源:超能網(wǎng)
  • 作者:鄭滔
  • 編輯:豆角

前段時間,臺積電董事長兼首席執(zhí)行官魏哲家表示,客戶對于2nm的詢問多于3nm,看起來更受客戶的歡迎。為了應(yīng)對市場對2nm工藝技術(shù)的強(qiáng)勁需求,臺積電持續(xù)對該制程節(jié)點進(jìn)行投資,加快了2nm產(chǎn)線的建設(shè),并進(jìn)一步擴(kuò)大了產(chǎn)能規(guī)劃。

臺積電2nm工藝步入正軌 預(yù)計到2025年實現(xiàn)大規(guī)模生產(chǎn)

臺積電在近日對官網(wǎng)上的邏輯制程內(nèi)容進(jìn)行了更新,稱臺積電2nm(N2)技術(shù)開發(fā)依照計劃進(jìn)行并且有良好的進(jìn)展。N2技術(shù)采用第一代納米片(Nanosheet)晶體管技術(shù),在性能和功耗方面實現(xiàn)了全面的飛躍,預(yù)計于2025年開始量產(chǎn)。主要客戶已完成2nm IP設(shè)計,并開始進(jìn)行驗證。此外,臺積電還開發(fā)了RDL(低阻值重置導(dǎo)線層)、超高效能金屬層間(MiM)電容,以進(jìn)一步提高性能。

臺積電N2技術(shù)將成為業(yè)界在密度和能源效率上最為先進(jìn)的半導(dǎo)體技術(shù),并采用領(lǐng)先的納米片晶體管結(jié)構(gòu),其效能及功耗效率皆達(dá)到一個新層次,以滿足高效能運算日益增加的需求。N2及其衍生技術(shù)將因他們持續(xù)強(qiáng)化的市場策略,進(jìn)一步擴(kuò)大在該領(lǐng)域的技術(shù)領(lǐng)先優(yōu)勢。

據(jù)了解,臺積電在2nm制程節(jié)點還將引入GAA晶體管架構(gòu),有望顯著降低功耗,提高性能和晶體管密度,帶來質(zhì)的改變。臺積電將在今年12月的IEDM會議上發(fā)表的一篇論文,提到了2nm制程節(jié)點將HD SRAM位單元尺寸縮小到約0.0175μm2。這對于非常依賴于SRAM密度的現(xiàn)代CPU、GPU和SoC設(shè)計,帶來更大容量的緩存來有效地提升處理大批量數(shù)據(jù)的能力。

0

玩家點評 0人參與,0條評論)

收藏
違法和不良信息舉報
分享:

熱門評論

全部評論

他們都在說 再看看
3DM自運營游戲推薦 更多+